访问电脑版页面

导航:老古开发网手机版FPGA

Altera带有嵌入式收发器的FPGA实现优异的信号完整性

导读:
关键字:
Altera发布Stratix® II GX——第三代带有嵌入式串行收发器的FPGA。Stratix II GX FPGA针对最佳信号完整性进行设计,为日益增长的高速串行收发器应用和协议提供了完整的可编程解决方案。Stratix II GX FPGA整合了业界速度最快、密度最高的FPGA架构,低功耗收发器数量高达20个,工作速率在622 Mbps至6.375 Gbps之间,满足了当今和未来高速设计的需求。

  Altera根据客户需求和今后的协议发展趋势,仔细选择了Stratix II GX收发器的数据范围。收发器模块全面支持多种广泛应用的协议,包括PCI Express、串行数据接口(SDI)、XAUI、SONET、千兆以太网、SerialLite II、Serial RapidIO™和通用电气接口6 Gbps长距离和短距离(CEI-6G-LR/SR)等,节省了宝贵的逻辑资源,简化了协议支持

。此外,设计人员利用Altera完整的系统解决方案(包括知识产权(IP)、系统模型、参考设计、信号完整性工具和支持附件等),可迅速高效的完成设计。

  Altera产品和协作营销副总裁Danny Biran说:“客户已经充分了解了前代Stratix GX系列优异的信号完整性以及Stratix II系列的性能和密度优势。在Stratix II GX FPGA中,我们扩展了这些器件系列的最佳特性,以满足今后几年的市场需要。系统工程师采用Stratix II GX FPGA以及我们针对其构建的完整解决方案,能够为高速设计开辟高效、低风险的开发途径。”

       供货和价格信息

  将于2006年第一季度提供Stratix II GX器件系列第一个型号的工程样片。用户现在可以采用HSPICE模型和Altera Quartus® II设计软件5.1开始其Stratix II GX设计。EP2SGX30CF780*器件批量价格起始价为$49。

来源:   作者:  2006/9/25 16:50:53
栏目: [ FPGA]

相关阅读

FPGA 等效门数的计算方法

FPGA与CPLD的区别

基于FPGA/CPLD和USB技术的无损图像采集卡

一种基于CPLD的PWM控制电路设计

VHDL与Verilog DHL

Actel推出专为FPGA而优化的软ARM系列处理器

可编程阵列逻辑(PAL)的输出结构及器件命名规则

XILINX推出首款控制器局域网FPGA IP 增强其汽车解决方案

Altera带有嵌入式收发器的FPGA实现优异的信号完整性

用FPGA来实现DSP解决方案的两大理由

基于Multisim的VHDL建模与仿真

cpld,fpga设计时大家要注意coding规范

总线分析仪受益于FPGA技术

基于FPGA的PXA270外设时序转换接口设计方案

基于莱迪思FPGA的DVI/HDMI接口功能的设计和实现

以CPLD为核心的定时器

基于CPLD技术的MOSFET器件保护电路的设计方案

耐辐射FPGA即将投放市场

固定逻辑与可编程逻辑有何区别?

什么是可编程逻辑?