导航: 老古网老古论坛XMOS公共讨论区XMOS开源项目区单片机程序设计嵌入式系统广告区域
→使用采样保持技术实现运算放大器建立时间测定[转帖][dreamcui1988]

 *第33145篇: 使用采样保持技术实现运算放大器建立时间测定[转帖]

  
楼 主:dreamcui1988 2012年7月31日10:20
 使用采样保持技术实现运算放大器建立时间测定[转帖]
作者:Roger Liang,德州仪器 (TI) 系统工程师
引言
    现代高速运算放大器 (op amps) 的建立时间都为几纳秒左右。这个时间是如此的短暂。因此,要想在某个合理误差范围内对其进行测定,不仅仅对自动测试设备(ATE)是一个难题,即使在工作台上也难以完成。今天的运算放大器产品说明书中,常常以模拟值的形式给出产品的建立时间数据,原因是在工作台上对其进行测试需要安装更多硬件设备,而这会增加测定的成本和难度。传统的高速示波器仅有一个10比特模数转换器,限制了测量分辨率(最大0.1%)。
    本文将介绍一种新方法,其经过证明可以有效地完成这些测量工作。它是一种相对低成本、简单的建立时间测量方法。这种方法把准确性和精确度建立在波形生成器和采样保持电路的相对速度上。
    受测器件的步进输入
    本文中,建立时间是指使用某个理想步进输入,到受测器件(DUT)进入并维持在某个规定误差范围(终值对称)内的时间。理想步进输入很容易在模拟中产生得到,但在实验室中却没有能够产生理想步进波形的仪器设备。即使在理想条件下,过阻尼和高阻尼仪器的输出可能需要一些RC时间常量,以单调地稳定在0.1%终值范围以内。
详情请点击:

>>>>>>对该主题发表你的看法

本主题贴数1,分页: [第1页]


[上一篇主题]:Altera FPGA开发板团购

[下一篇主题]:[原创]SMT生产设计中的注意细节