登陆
|
注册
|
搜索
|
最近新帖
发帖子
|
共享我的资料
|
精华帖子
|
热门话题
导航:
老古网
→
老古论坛
→
XMOS公共讨论区
→
XMOS开源项目区
→
单片机程序设计
→
嵌入式系统
→
广告区域
→
→硬件:检测高阻态的电路[daysun]
*第8279篇: 硬件:检测高阻态的电路
楼 主:
daysun
2003年2月19日09:11
硬件:检测高阻态的电路
在集成电路的设计过程中,要求检测除高\低电平外的一种高阻状态,请教怎样能够检测高阻
状态吗?
第
2
楼:
a12345678
2003年2月19日12:54
这样做:
加一支上拉电阻,和一支下拉电阻,其中下拉电阻用NPN管控制.
在测量高\低电平时,断开下拉电阻,而上拉电阻不会影响测量结果.
在测量高阻状态时,由于上拉电阻的存在,必然反映为高电平;这时接通NPN管,状态变为低电
平.这样可以判断为是高阻状态
第
3
楼:
dirty
2003年2月19日13:55
好像不行吧
你的NPN能直接接地吗?不直接接地上拉下拉分压又怎么变为低电平呢,直接接地要那边真
是高电平,岂不废了
第
4
楼:
a12345678
2003年2月20日12:50
<1ms绝对没问题
第
5
楼:
happymcu
2003年2月19日15:17
用一支500K~1M的电阻一端接到待测点,另外一端分别接到VCC和GND后测试待测点的电压是否分别为VCC和GND
第
6
楼:
Kuang-chingTsui
2003年2月19日16:50
贴边
比起a12345678的法子来,贴边。可以大致检测到高阻态。
第
7
楼:
daysun
2003年2月20日16:02
多谢大家的意见!
对于大家的意见,我非常感谢!我说的数字电路中,在IC芯片内部的检测高阻态(悬空)地址码
的检测电路,它是靠什么判断该地址位是高阻态(悬空)的.
>>>>>>对该主题发表你的看法
本主题贴数
7
,分页:
[第1页]
[上一篇主题]:
关于无功补偿保护器
[下一篇主题]:
请问老古:怎么上载区进不了了?