导航: 老古网老古论坛XMOS公共讨论区XMOS开源项目区单片机程序设计嵌入式系统广告区域
→[原创]解决高速PCB设计中的串扰问题[pcbabcba]

 *第40487篇: [原创]解决高速PCB设计中的串扰问题

  
楼 主:pcbabcba 2011年12月29日14:27
 [原创]解决高速PCB设计中的串扰问题
a. 在可能的情况下降低信号沿的变换速率
  通常在器件选型的时候,在满足PCB设计规范的同时尽量选择慢速的器件,并且避免不同种类的信号混合使用,因为快速变换的信号对慢变换的信号有潜在的串扰危险。
  b. 采用屏蔽措施
  为高速信号提供包地是解决串扰问题的一个有效途径。然而,包地会导致布线量增加,使原本有限的布线区域更加拥挤。另外,地线屏蔽要达到预期目的,地线上接地点间距很关键,一般小于信号变化沿长度的两倍。同时地线也会增大信号的分布电容,使传输线阻抗增大,信号沿变缓。
  c. 合理设置层和布线
  合理设置布线层和布线间距,减小并行信号长度,缩短信号层与平面层的间距,增大信号线间距,减小并行信号线长度(在关键长度范围内),这些措施都可以有效减小串扰。
  d. 设置不同的布线层
  为不同速率的信号设置不同的布线层,并合理设置平面层,也是解决串扰的好方法。
  e. 阻抗匹配
  如果传输线近端或远端终端阻抗与传输线阻抗匹配,也可以大大减小串扰的幅度。 

>>>>>>对该主题发表你的看法

本主题贴数1,分页: [第1页]


[上一篇主题]:[原创]元旦嵌入式学习,不一样的体验,深圳嵌入式培训学校 单片机培训

[下一篇主题]:迎元旦大优惠大火爆!!!深圳单片机培训嵌入式开发长期就业班培训让你“优惠到薪里”[原创]