XLink(- l)非易失性内存和I / O服务
状态:正在开发
下载: 0
许可证: 请联系作者
最后更新:2012年/ 9月26日08:50点
Wiki条目:
标签
内存 服务 XLink
项目概述
XLink(5 w)通道两端被实现为一个服务通过一个小FPGA管理MRAM芯片内存和I / O连接器,因此作为非易失性内存服务器xcor公司。
目标是:
1)做一个4 mb . . 16 mb MRAM内存条可用任何XCore通过XLink服务(非易失性RAM磁、10 . . 20 ns Tacc 20 y +数据保留,无限的R / W)
2)补充内部XCore SRAM拥有大量和快速数兆字节的非易失性存储,允许数据日志记录、数据挖掘、行附近存储、…
3)支持随机存取通过数据流——/ down-XLink
4)提供2 xlink表示(5 w)连接MRAM银行多个xcor公司,有两种操作模式:
)一个大数据存储库和一个生产者/消费者XLink / XCore和许多XLink XCore消费者= Repositery调度数据
b)一个MRAM银行XLink / XCore =私人XCore数据存储库
5)提供一个XLink接口一个I / O连接器
6)来实现这一后PCB XMOS SliceKit规范,允许直接连接到新的XMOS DevKits
有针对性的性能:维持5 w XLink提供的带宽(- l)流模式,即31 mbps(或250 mbps),在读写;同时操作,在31日mbps,并行与2 XLink服务。
项目状态:详细分析了|硬件描述语言(VHDL)实现好先进| PCB实现即将开始
项目进度:可用β用户有时在第四季度2012
任何输入,想法,梦想,…… 欢迎在这个早期阶段提出