导航: 老古网老古论坛XMOS公共讨论区XMOS开源项目区单片机程序设计嵌入式系统广告区域
→[原创]FPGA设计初级研修班

* 83033: [原创]FPGA设计初级研修班

   zxopen08 
zxopen08发表的帖子 

 [原创]FPGA设计初级研修班

                FPGA设计初级研修班
                       邀请函
课程简介:
FPGA培训初级研修班是针对于FPGA设计技术初学者的课程。课程不仅是对FPGA结构资源和设计流程的描述,更重要的是对FPGA结构资源、设计流程和设计工具的归纳、总结与升华,让学习者能够透过表面现象看到FPGA设计技术的实质,通过FPGA培训初级研修班学习者会更快速进入FPGA设计领域,进而为掌握FPGA高级设计技术打下基础。 
培训时间: 2013年  3月16日
获得技能:
1、掌握FPGA结构和实现可编程开发原理;
2、掌握FPGA设计流程,掌握modelsim、Quartus/ISE的使用;
3、掌握Verilog HDL语法结构,可综合与不可综合编程;
4、掌握组合逻辑和时序逻辑电路的设计方法;
5、掌握verilog代码编写规范;
6、掌握Verilog HDL设计的精华有限状态机FSM设计方法,掌握RTL设计方法;7、掌握基本IP核(pll/dcm、ram、rom、fifo)的调用;
8、掌握FPGA在线逻辑分析仪SignalTap/ChipScope使用方法;
9、了解FPGA基本开发技巧;
课程大纲:
 第一阶段
 FPGA的工艺结构及其特点;
FPGA设计方法及思想,及在工程开发中FPGA芯片的选型策略及原则;
FPGA设计流程教学,围绕开发工具modelsim、Quartus/ISE进行;
 第二阶段
 Verilog HDL基本结构、数据类型、赋值语句及块语句等;
Verilog HDL实现组合逻辑电路;
Verilog HDL实现时序逻辑电路;
Verilog HDL设计技巧;
Testbench文件编写;
 第三阶段
 Top-Down设计思想训练;
有限状态机FSM的概念、分类;
状态机编码方式(二进制码、格雷码、独热码);
状态机的描述风格(一段式、二段式、三段式);
状态机验证;
 第四阶段
 IP核及其调用(Rom、Ram、Fifo、Pll);
在线逻辑分析仪SignalTap/ChipScope使用;
FPGA设计技巧介绍;
Verilog代码规范;
 基本实验:
基本开发流程实验(LED控制实验)
语法练习实验(数码管实验)
Testbench实验(I2C modelsim仿真实验)
状态机应用实验(自动售货机实验)
基本设计技巧实验(串并转换实验)
IP核使用实验(蜂鸣器实验)

公司网址
公司邮箱:zxopen04@126.com
垂询电话:18910910708
公司地址:北京市海淀区花园北路44号贯通大厦A213室 




发表时间:2013年2月22日9:24:40

  
回复该帖

本主题共有 1 帖,分页:>>>>>该主题的所有内容[1]条

 *树形目录 只列出部分跟帖的标题以及简单的摘要信息 该主题的部分跟帖如下:

[上一篇帖子]:选择红外测温仪可分为三个方面第一,性能指标方面: 如温度范围、光斑尺寸、 工作波长
[下一篇帖子]:二次元影像测量仪对pcb检测的应用在影像测量仪的应用中,PCB检测技术介绍的不多。下面我来介绍下这方