请教:高速数据过滤处理的方案选型兄弟面临一个课题,要求: 接收8MHz*8位的并行数据(总体数据速率接近60Mbps), 进行数据分析,滤除不需要的帧,只保留需要的内容, 对有效数据进行缓冲之后,进行8位并行输出(数据速率约200kbps)。
方案论证了很久,始终找不到好的办法。 似乎用FPGA来做比较合适,但成本过高。项目允许的成本在100元以内。
请各位兄弟提点一下思路,谢!!! 发表时间:2004年8月19日10:49:24