2051的P1.0/P1.1做逻辑电平I/O时2051的P1.0/P1.1做逻辑电平I/O时必须加上拉(上拉电阻在2K——10K间),否则逻辑状态可能不确定。另外,用I/Opin驱动晶体管B极时,应在该I/Opin到晶体管B之间串一电阻(4K7——10K间),否则驱动状态异常或根本不能正常工作。 发表时间:2004年4月19日9:15:35