硬件:各位仁兄请帮小妹一把大致是这样的: 用CPLD芯片设计一个电路,完成以下功能 A的变化范围是100HZ----6KHZ B的范围是1us---16us B是一个脉冲周期的高电平,A是脉冲周期的低电平 用什麽搞定啊,用10M时钟来记数啊 帮忙作一下好吗? fhxyx@263.net 万分感谢,这将救我于水火之中啊 发表时间:2002年1月24日16:05:00