No.98792 作者:liufengzhong 邮件:l_fz@sina.com ID:149522 登陆:12次 文章数:695篇 最后登陆IP:183.13.93.245 最后登陆:2015/6/16 17:02:27 注册:2014/7/29 21:51:15 财富:3671 发帖时间:2014/10/9 19:09:47 发贴者IP:113.76.209.64 标题:liufengzhong:XS1-L16主复位/ PCU的问题 摘要:No.98792XS1-L16主复位/ PCU的问题 你好, 我们设计了一个原型为32路(16 x i2)小型子板PCB USB 2.0音频接口。 设计主要是基于XMOS多通道参考。 引用董事会仍然使用XS1-L02A芯片。 我们的设计使用xs1 l16a - 128 qf124。 图表被捕前阵子和基于XS1-L16A数据表2013/09/16发行。 本文建议将艾尔PCU_xxx针接地(这包括针B2、B4、B5、B6)。 然而,最近的数据重新PCU_xxx别针和包含特定指令的针必须左浮动,连接到VDD(IO)或系统时钟。 问题我们看到所有我们protoboards XMOS控制器不应对主复位RST_N(销B8)。 我们可以下载并运行通过XTAG固件软件狗(我们在一个基板包括XSYS连接器,这个XMOS子板),但拉RST_N行低控制器上的不让它复位。 所有其他I / O,包括USB接口PHY似乎工作好。 我们假设RST_N输入是异步和运营PCU-pins是如何连接的独立的。 主复位线在我们的设计是结合当地的供应(监视器)复位和外部(由主单片机控制)。 这个地方复位电路有一个排水明沟输出所以RST_N XTAG可以共享的电子狗(见附件示意图摘录)。 请注意我们的示意图不数量XS1-L16A别针A1-A68和B1-B56只是数字从1 - 126。 这意味着RST_N输入销# 76。 我们在测试过程中注意到的第一件事是,RST_N行并不停的3.3 v U6内部减速停车,建议一个坏连接(增加一个额外的10 k引体向上解决浮动RST_N线,但XMOS芯片仍不会重置)。 因为protoboards重复这个问题,我们也成为可疑PCU_xxx别针。 Q1:可以把PCU_xxx针接地(按旧数据表)呈现RST_N输入无用? Q2:做一个连续性通过JTAG边界扫描测试芯片似乎不可能看到没有进入RST_N BSDL文件输入。 还是我们遗漏了什么东西? (也许一些XMOS工具我们不知道可以提供更多的洞察力)。 问题3:我们应该如何处理模型板上的PCU_xxx别针吗? 我们可以把它们连接到接地,我们应该暂时减少接地连接和让他们漂浮或* *这些针总是必须连接到建议供应和时钟芯片正常工作? 最后设计将连接PCU-pins正确的方式,但是现在我们想要找到一个解决方案,可以快速实现。 提前谢谢你的帮助和建议。 附件: 回答: 检查的一些想法: 1)Onsemi NCP1532数据表建议的500 k PU #穷线。 也许值得测试(尽管可能不是问题)。 2)什么是逻辑电平的引导后#穷吗? 它把高应该表示力量好/稳定吗? 3)什么是单一的输出和门(参加U17)? 4)参加U17和下面的排水明沟缓冲区驱动和适当的电压rails好吗? 5)如果你手动RST_IN_N拉下来,并与门的输出是一个低? 做明渠的缓冲区也遵循相同的低手工下拉事件吗? 如果没有,考虑删除D14或R72暂时打破了电路调试和确认排水明沟缓冲区活动应用于单一和门。 6)你用外部闪存设备持有你的固件吗? 连接按照XMOS ref设计/推荐硬件检查表? 本文建议将艾尔PCU_xxx针接地(这包括针B2、B4、B5、B6) 7)B4在L2 VDDIO裁判设计= + 3.3伏特。 没有地面。 8)B5在L2 VDD裁判设计= + 1.0伏特。 没有地面。 9)在L2 CLK裁判设计= B6 CLK_13M时钟源。 没有地面。 10)比如是模拟电压轨(PLL_AVDD)。 Ref笔记XMOS注意使用100 nf陶瓷= 0.1佛罗里达大学 佛罗里达大学(1)。 考虑使用X5R或X7R介质(从未Y5V)。 参考: ......
>>返回讨论的主题
|