No.88830 作者:oppt 邮件:rewqrqwer@163.com ID:47240 登陆:1次 文章数:1篇 最后登陆IP:220.170.59.124 最后登陆:2006/3/16 10:59:45 注册:2006/2/13 13:42:39 财富:120 发帖时间:2006/2/13 13:44:26 发贴者IP:220.170.41.124 标题:oppt:S1500 IP核验证平台 摘要:No.88830S1500 IP核验证平台 S1500 IP核验证平台
此主题相关图片如下:
 【简介】 S1500 IP核验证平台采用ALTERA 1C系列大规模、高速FPGA,型号为EP1C12Q240C8,提供超过30万门系统资源和240k bit的内部高速FIFO,以及内部两个高速PLL,可以合成10M到200M的系统核心时钟, 还提供36对高速LVDS差分接口,大规模应用经过QUARTUS设计工具优化后可以达到100MHz系统工作频率,满足绝大多数用户的应用,性价比很高。IP核验证平台采用6层板PCB设计,使用独立的外部时钟同步芯片,可以为PCI及其它接口提供稳定的零延迟时钟系统电路,满足PCI总线的时钟要求,使验证平台高速,稳定,可靠的工作。 【详细说明】 功能0 : PCI 桥设备 完全VHDL、VERILOG源代码设计提供,无时间限制; 支持PCI总线桥规范1.1协议; 支持PCI总线规范2.3协议; 即插即用,无需驱动,标准PCI桥功能; 支持PCI配置方式0,配置方式1; 支持PCI配置空间,IO空间,内存空间访问; 支持PCI VGA设备和ISA桥功能; 支持PCI中断和4个BUSMASTER(DMA)设备; 支持PCI 延迟传送,RETRY重入功能; 内部PCI读写FIFO各为512字节,4个PCI读写请求队列; 内部集成旋转优先级仲裁结构,公平的PCI主设备优先级设置; PCI突发方式,133M字节/秒数据峰值传送; 功能1、功能2: 16C950高速串口IP核设计 完全VHDL源代码设计,标准接口模块化设计,可以移植到非PCI接口应用; 软件兼容16C550串口,提供WINDOWS2000和XP驱动程序和测试程序; 波特率范围为300至115200,可以扩展至921600; 内部输入输出FIFO各512字节,满足高速大容量串口通讯应用; 232方式全串口应用; 485自动翻转信号输出,控制7LB184自动收发切换; 可以外接光偶隔离; 占用700个宏单元,1万5千门系统设计; 功能3: LPC接口功能 LPC接口IP核通过接口转换,提供对外部LPC控制器的控制,外部LPC设备芯片为WINBOND 83627/83627HF,提供两个串口,1个并口,1个软驱接口,1个键盘接口,1个鼠标接口及硬件电压监控功能。 完全VHDL及VERILOG源代码设计,无时间限制; INTEL LPC规范1.1协议; 支持IO和中断操作; 完全的LPC START、STOP操作规范; 最小化等待延迟操作; 状态机协议自动恢复; 提供WINDOWS XP和2000驱动(因为系统无法对两个LPC进行操作,因为端口定义都是一样的,所以采用转换方式操作,避免冲突); 占用400个宏单元,约1万门系统设计; 功能4: PCI多功能通用主设备 通用32位外部总线接口,24位地址总线接口输出,BUSMASTER方式数据传送,输入输出FIFO各为1K字节; 可以连接外部IO设备,如A/D,D/A等; 内部提供SDRAM参考设计,可以直接连接外部SDRAM和FLASH等存储设备; 最大提供64个输入输出GPIO; AMCC S5933兼容寄存器和BU ......
>>返回讨论的主题
|