No.88047 作者:laisansong 邮件:laisansong@126.com ID:46026 登陆:1次 文章数:1篇 最后登陆IP:218.18.64.5 最后登陆:2006/1/13 9:20:00 注册:2006/1/13 8:45:23 财富:105 发帖时间:2006/1/13 9:20:00 发贴者IP:218.18.64.5 标题:laisansong:求助CPLD高人指点!一个小问题 摘要:No.88047求助CPLD高人指点!一个小问题 一老报错:Unsupported feature error:Unresolved signal is multiply driver. 请各位高手指点。谢谢! 程序如下: 有三个输入信号:CLK,X,CLR。两个输出:a,b。另外定义了2个SIGNAL:M,N。 它们之间的逻辑关系是: CLK上升沿,则M <= M + 1; X上升沿,则M <= 0,N <= N + 1; CLR为低电平时,M <= 0,N <= 0。 再由M控制输出。 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY swCtrl IS PORT(CLK: IN STD_LOGIC; X: IN STD_LOGIC; CLR: IN STD_LOGIC; a : OUT STD_LOGIC; b : OUT STD_LOGIC); END swCtrl; ARCHITECTURE fu2 OF swCtrl IS SIGNAL M : INTEGER RANGE 0 TO 400; SIGNAL N : INTEGER RANGE 0 TO 700; ......
>>返回讨论的主题
|