No.75292 作者:wangxd5429 邮件:wangxd5429@sohu.com ID:30288 登陆:55次 文章数:56篇 最后登陆IP:211.103.220.197 最后登陆:2017/1/4 14:21:50 注册:2005/1/21 11:46:15 财富:452 发帖时间:2005/3/17 8:50:02 发贴者IP:202.108.225.81 标题:wangxd5429:学习ARM的问题2 摘要:No.75292学习ARM的问题2 1。正在学习ARM7TDMI处理器,有这样一句话:写入R15(PC)的值的BIT[1:0]必须是0b00。 请问BIT[1:0]是第0位和第1位吗?讲不同啊!后面介绍CPSR时提到了模式位M4,M3,M2,M1,M0就是用M[4:0]表示的。与BIT[1:0]的含义不一样吧? 2。有这样一句话:数据中止的优先级必须高于FIQ以确保数据转移错误不会被漏过。必须将异常入口的时间增加到系统中最坏情况下FIQ的延迟时间。 请问“异常入口的时间”什么意思? ......
>>返回讨论的主题
|
老古网执行:15毫秒 最大:78531毫秒 查询6次
|
|