导航: 老古网老古论坛XMOS公共讨论区XMOS开源项目区单片机程序设计嵌入式系统广告区域
→发表看法:[wen_zl]EP3C25 FPGA核心板V6.0\S



No.70097
作者:wen_zl
邮件:wen_zl@163.com
ID:48347
登陆:9次
QQ:342665334
文章数:11篇
最后登陆IP:182.201.102.231
最后登陆:2011/9/7 11:48:25
注册:2006/3/2 20:34:04
财富:274
发帖时间:2011/9/7 11:45:13
发贴者IP:182.201.102.231
标题:wen_zl:EP3C25 FPGA核心板V6.0\SOPC开发板
摘要:No.70097EP3C25 FPGA核心板V6.0\SOPC开发板 EP3C25 FPGA核心板V6.0\SOPC开发板

公司网站: 
淘宝网店: 
QQ:342665334  952183045
咨询电话:13478417371
MSN:yheda@live.com
Email:wen_zl@163.com 

具体介绍: 

EP3C25 V6核心板介绍:

一、核心板硬件资源:

采用CycloneIII系列的EP3C25F324C8N型号,CycloneIII是altera采用65纳米晶体管制造工艺制造的新一代FPGA系列,新工艺的采用使得CycloneIII系列FPGA有着更低的成本,更低的功耗,更高的集成度,以及更高的性能。以前两代同等速度级别的FPGA型号相比,CycloneIII系列基本上要快30%以上,例如在CycloneIII上,niosII核可以轻松跑到120M以上。

1、32M Byte容量的DDR SDRAM存储器;
2、1M Byte 容量SRAM高速存储器;
3、16M Byte 高速Flash存储器,可用来存储配置文件,软件代码等;
4、50M 有源晶振;
5、JTAG下载口;
6、一个重配置按钮;
7、一个复位按钮;
8、4个用户LED灯;
9、JP1,JP2共2路40*2排针总共引出108个用户IO,以及一根16位总线,10根地址总线。其中排针JP1排针IO 可配置为2路差分时钟输入,2路差分时钟输出,以及11对差分IO接口,IO电平可输出2.5V,3.3V,或者从外界输入其它电平。

注明: 核心板为FPGA开发板的一个最小化系统,没有其它的外围功能电路,购买的客户需要自己设计扩展电路通过两排双排针与FPGA核心板相连。因此,适合俱有一定FPGA开发经验的客户用于方案的评估与验证。 如果是初学者,想系统地学习FPGA开发与应用,建议购买我们与之配套的Cyclone III版Nios II嵌入式评估套件。

二、发货清单:

1、EP3C25核心板一片;
2、5V/2A开关电源一个;
3、.DVD资料光盘一张(含开发软件、PDF格式原理图、protel元器件封装库、控制面板程序、测试工程、一个SOPC例子);
4、Byte_BlasterII并口下载线一根;


三、销售价格:

EP3C25 V6核心板售价:1080元

另有配套开发套件出售,详情请点击:E ......

>>返回讨论的主题



  发表回复
用户名   *您没有注册?
密码   *
验证码   * .
标题   *
心情
随便说说    我回答你    最新发现    得意的笑   
气死我了    真是没劲    坚决同意    表示反对   
大家过来    好奇怪哟    懒得理它    大家小心   
文件上传
内容


字体:      字体大小:    颜色:
粗体 斜体 下划线 居中 超级连接 Email连接 图片 Flash图片 Shockwave文件 realplay视频文件 Media Player视频文件 QuickTime视频文件 引用 飞行字 移动字 发光字 阴影字 查看更多的心情图标 背景音乐
点击加入表情
                         
选项
有回复时用短消息通知您?

   




老古网执行:31毫秒 最大:357232毫秒 查询6次