导航: 老古网老古论坛XMOS公共讨论区XMOS开源项目区单片机程序设计嵌入式系统广告区域
→发表看法:[NJXHL]Silicon Labs发布业界首个任意



No.55819
作者:NJXHL
邮件:240135031@qq.com
ID:129785
登陆:3次
文章数:4篇
最后登陆IP:117.89.35.64
最后登陆:2011/5/5 9:45:42
注册:2010/12/22 15:49:07
财富:111
发帖时间:2011/5/5 9:45:42
发贴者IP:117.89.35.64
标题:NJXHL:Silicon Labs发布业界首个任意频率、任意输出的时钟发生器Si5338
摘要:No.55819Silicon Labs发布业界首个任意频率、任意输出的时钟发生器Si5338 Silicon Labs发布业界首个任意频率、任意输出的时钟发生器Si5338

高性能模拟与混合信号领导厂商Silicon Laboratories日前发表全新的时钟发生器和缓冲器系列,可为业界提供最大的频率灵活性。基于Silicon Labs突破性的MultiSynth技术,Si5338能合成从0.16 至 350 MHz间的任何频率,并能在每个装置的四个不同输出选择高达700 MHz的频率,以一个单芯片取代四个分立式锁相环(PLL)器件,大幅简化定时架构。为将Silicon Labs提供业界最具频率灵活性的时钟和振荡器解决方案的定时产品策略进行到底,Si5338在提供最佳性能和集成度的同时,还能缩短各种应用的设计周期,如下一代通信设备、无线基站、广播视频、测量和数据采集系统等的设计。 
在1.0微微秒(即兆分之一秒)的典型均方根随机抖动值中,Si5338能针对许多不同器件同步产生低抖动时钟,这些不同器件包括处理器、现场可编程门阵列(FPGA)、专用集成电路(ASIC)、存储器和物理层收发器。此器件每个可产生四个差分或是八个单端输出,消除外部时钟分散缓冲器的需要。除了频率之外,每一输出时钟还能根据供应电压(1.5V, 1.8V, 2.5V, 3.3V)和信号格式(LVPECL, LVDS, CMOS, HCSL, SSTL, HSTL)各自配置,因此不需外部电平转换器(level translator),如此可降低材料成本和复杂度。 
就以往来看,复合的定时架构必定需使用多个时钟发生器和/或独立的石英晶体振荡器(XO),以提供终端应用所需频率范围,而这通常会增加成本、设计的复杂度和功率。由Si5338所提供的任意频率和任意输出的功能,能以单一器件取代固定的频率时钟发生器、分立式电平转换器和石英振荡器,如此可大幅简化定时架构,并将成本和占板面积减至最低,与传统解决方案相比,更可减少50%的功率 ......

>>返回讨论的主题



  发表回复
用户名   *您没有注册?
密码   *
验证码   * .
标题   *
心情
随便说说    我回答你    最新发现    得意的笑   
气死我了    真是没劲    坚决同意    表示反对   
大家过来    好奇怪哟    懒得理它    大家小心   
文件上传
内容


字体:      字体大小:    颜色:
粗体 斜体 下划线 居中 超级连接 Email连接 图片 Flash图片 Shockwave文件 realplay视频文件 Media Player视频文件 QuickTime视频文件 引用 飞行字 移动字 发光字 阴影字 查看更多的心情图标 背景音乐
点击加入表情
                         
选项
有回复时用短消息通知您?

   




老古网执行:16毫秒 最大:1568毫秒 查询6次