导航: 老古网老古论坛XMOS公共讨论区XMOS开源项目区单片机程序设计嵌入式系统广告区域
→发表看法:[chinaeda]中嵌学院-FPGA (IC前端)Veri



No.52232
作者:chinaeda
邮件:taojinh@163.com
ID:72905
登陆:3次
文章数:2篇
最后登陆IP:124.173.187.11
最后登陆:2008/7/6 10:16:41
注册:2007/3/28 10:25:16
财富:112
发帖时间:2008/7/6 10:16:41
发贴者IP:124.173.187.11
标题:chinaeda:中嵌学院-FPGA (IC前端)Verilog 数字系统设计工程师培训班
摘要:No.52232中嵌学院-FPGA (IC前端)Verilog 数字系统设计工程师培训班 中嵌学院
FPGA (IC前端)Verilog 数字系统设计工程师培训班
招生简章


中嵌学院(中嵌教育)再次以实干精神,以一流的高端技术服务于社会。中嵌学院(中嵌教育)联合北京神州龙芯IC设计公司、重庆EDA平台强势推出《FPGA (IC前端) Verilog 数字系统设计工程师培训班》,聘请国内数字逻辑与Verilog嵌入式系统设计专家 夏宇闻 教授亲临授课。旨在为业界提供数字系统设计的实用型人才。
 
本课程以项目实战为主,以北京神州龙芯IC设计公司开发的基于龙芯CPU核的SOC高档FPGA验证平台为课程实验平台。
一、 课程目标:
随着超大规模集成电路(VLSI)技术和计算机辅助设计(CAD)技术的发展,越来越多系统设计是基于现场可编程门阵列(FPGA)的。采用FPGA器件可以将原来电路板级产品集成为芯片级产品,从而降低了功耗,提高了系统可靠性。今天FPGA正在以惊人的速度发展着。一个芯片可以包含数百万个门,而且有越来越多的FPGA内可以嵌入各种档次的CPU,出现了SOPC系统,代表着嵌入式系统发展的新方向。芯片设计正由传统的专业芯片机构向个人设计转变,谁能早一步掌握这门技术,就能在人才市场的竞争中立于有利位置。本课程是专门为下列人员而量身定制的:1)想有系统地了解FPGA的逻辑结构,掌握FPGA电路设计流程和方法,学会基于FPGA的IP开发方法的人;2)想掌握基于SOPC系统设计方法的人。3)想掌握如何设计和验证由硬件加速的高性能嵌入式数字系统的人;

二、 招生对象:
具有数字电路基本知识。对电路设计有一定程度的了解,电子工程、计算机、自动控制专业的大学本科毕业生,以及想进入数字设计领域,并对该领域有强烈兴趣的工程师或技术人员,每班次最多只招收20人。

三、 上课形式:
        上午:9:00-12:00 理论讲课
下午:14:00-18:00 试验辅导

四、 课时:17天(120课时)

五、 开课程时间:2008年10月16日

六、 上课老师简介:
夏宇闻:北京航空航天大学电子信息工程学院退休教授,目前担任神州龙芯IC设计公司技术顾问。60年代毕业于清华大学自动控制系,计算技术与装置专业。改革开放后首届硕士学位获得者,1986年以教育部公派交流学者身份出国工作。目前主要从事复杂数字逻辑和嵌入式系统的设计研究和教育,有丰富的教学和工程实践经验。曾获得包括国家发明二等奖在内的多项国家级奖励,发表论文多篇。编写和翻译出版的著作包括:《Verilog 数字设计教程》、《Verilog HDL 数字设计与综合》、《SystemVerilog 验证方法学》和《数字逻辑基础与Verilog设计》等。

七、 课程大纲
第一阶段  Verilog数字系统设计基础
第一天 Verilog 基础知识
• 硬件描述语言概况和绪论
• Verilog语言的优点适用的场合
• 软核、固核和硬核与IP的重用与Verilog的关系
• 数字逻辑设计的流程和工具
• 层次管理和设计的仿真和优化
• 测试平台(testbench)的概念
• 一个简单设计的全过程举例 
第二天 Verilog 基本语法 
• 模块的基本概念
• RTL模块和Testbench模块的不同点 
• 模块的结构、数据类型、常量和变量 
• 运算符和表达式
• 赋值语句和过程块语句
• 条件语句、循环语句、过程块语句和生成语句
第三天 Verilog 的简单系统和
测试模块  
• Verilog模型的不同抽象
• Verilog的门级结构的模型
• Verilog的行为模型
• 可综合的组合逻辑的设计和验证
• 基本电路组件:加法器、乘法器、多路器、
• 总线和总线操作、流水线
第四天  数字系统的 Verilog 模型 
• 数据流动的控制逻辑 
• 数据在寄存器中的暂时保存
• 数据流动的控制
• Verilog设计中的同步时序逻辑
• 数据接口的同步方法
第五天 时序电路设计要点 
• 同步有限状态机的结构
• 米利状态机和摩尔状态机
• 如何用Verilog 来描述有限状态机
• 可综合状态机的设计指导原则
• 可综合风格的Verilog 模块设计举例
• 状态机的同步复位和异步复位
第六天 复杂数字电路设计实践 
• 深入理解阻塞赋值和非阻塞赋值的不同
• 较复杂时序电路设计实践:RTL设计和testbench的编写。
• I2C接口设计的分析、实现和验证。
• RISC-CPU设计的分析、实现和验证。 
第二阶段  基于FPGA的嵌入式系统设计(嵌入式协处理器-FPGA)
第七天 FPGA组织结构和设计流程 
• 与FPGA相关的概念
• FPGA的结构组成
• 基于SRAM的FPGA的结构和实现方式
• 反熔丝编程和基于Flash的FPGA的结构和实现方式
• 掌握逻辑设计流程 ......

>>返回讨论的主题



  发表回复
用户名   *您没有注册?
密码   *
验证码   * .
标题   *
心情
随便说说    我回答你    最新发现    得意的笑   
气死我了    真是没劲    坚决同意    表示反对   
大家过来    好奇怪哟    懒得理它    大家小心   
文件上传
内容


字体:      字体大小:    颜色:
粗体 斜体 下划线 居中 超级连接 Email连接 图片 Flash图片 Shockwave文件 realplay视频文件 Media Player视频文件 QuickTime视频文件 引用 飞行字 移动字 发光字 阴影字 查看更多的心情图标 背景音乐
点击加入表情
                         
选项
有回复时用短消息通知您?

   




老古网执行:31毫秒 最大:78531毫秒 查询6次