No.50941 作者:汐淡 邮件:hudong_08@126.com ID:121037 登陆:5次 文章数:38篇 最后登陆IP:222.62.99.107 最后登陆:2009/5/26 22:38:50 注册:2008/11/22 10:36:58 财富:312 发帖时间:2008/11/22 10:43:08 发贴者IP:124.203.152.160 标题:汐淡:S1300 PCI FPGA验证平台 摘要:No.50941S1300 PCI FPGA验证平台 S1300 PCI FPGA验证平台 S1300 PCI FPGA开发实验板采用PCI接口,方便用户进行自主开发,用户可以自行设计应用接插板,如外部AD数据采集,图象数据处理等系统应用,而不需要对PCI接口有过多的了解。 核心FPGA芯片采用ALTERA公司的新型CYCLONE FPGA系列, EP1C6Q240C8(标准配置)EP1C12Q240C8,容量分别为600012000个逻辑宏单元, 等效于标准15万30万逻辑门电路,速度为-8,编译后系统速度可以达到100MHz, 可以支持ALTERA 公司的SOPC内核NIOS2系统的开发,NIOS2开发环境编译后的 可执行文件可以通过PCI接口下载到开发板上的FLASH中去; 免费提供ALTERA QUARTUS2 4.1和NIOS2 1.01开发工具光盘; 开发板支持AS和PS下载方式,随开发板免费提供ALTERA BYTEBLASTER 2下载电缆一根,供用户使用; 提供NIOS2 CPU开发指南及技术支持; PCI接口主板的外部总线接口支持8、16、32位数据总线,可以直接和CPU、SDRAM、FIFO、外部接口芯片等设备直接相连。 以下是FPGA开发板内部IP核接口 PCI总线2.2标准,32位总线,完全VHDL源代码设计提供; 支持PCI总线配置读、配置写; 支持PCI总线IO读、IO写; 支持PCI总线BUS MASTER 读、BUS MASTER 写; 支持内部DMA中断和外部总线输入中断产生; 支持两个PCI IO空间,大小为256字节; 支持一个PCI内存空间,大小为4M字节; 支持PCI突发访问方式,突发长度为8至128个双字长度; 用户可自己定义设备ID和制造商ID; 1个NIOS2 CPU内核,供用户测试使用; 1个FPGA内部16C450串口,完全VHDL内核提供; 1组4MX32位SDRAM,容量最高支持到64MX32位的SDRAM接口,完全VHDL内 ......
>>返回讨论的主题
|