No.31597 作者:dsp_fpga_200809 邮件:SPL_2008@163.com ID:118045 登陆:1次 文章数:2篇 最后登陆IP: 最后登陆:2008/11/14 23:12:36 注册:2008/11/14 23:12:36 财富:100 发帖时间:2008/11/14 23:17:30 发贴者IP:61.49.174.188 标题:dsp_fpga_200809:基于DSP+FPGA+USB2.0开发板GPS卫星导航定位系统的开发 摘要:No.31597基于DSP+FPGA+USB2.0开发板GPS卫星导航定位系统的开发 基于DSP+FPGA+USB2.0开发板GPS卫星导航定位系统的开发 开发板资源有: -TI公司的高速浮点型处理器TMS320C6713B主频200MHz,ALTERA -CycloneIIEP2C70F672C8 芯片,门数资源非常丰富, -ALTERAMAXII EPM570T144芯片,用于板上DSP和FPGA程序代码在线升级用, -1片×64Mb 16位总线FLASH芯片,用于存储DSP运行代码, -1片×128Mb 32位总线SDRAM,扩展DSP外部存储器资源, -1片×64/128/256kb EEPROM,用于存储用户非易失性数据; -2片×2/4/8Mb 16位总线SRAM,扩展FPGA外部存储器资源, -1个实时时钟模块(RTC),保存实时时间信息,掉电不丢失, -1个USB2.0接口,接口芯片为Cypress的CY7C68013,支持480Mbits高速传输, 其余的还有一些指示灯和用户IO口以及一些调试接口,另外还有两排接口插座, 特别方便用于与射频接口板子配合完成一些扩频通信,卫星导航和高速数据采集等任务, 本人用这块开发板在上面跑了GPS卫星导航定位程序,总体上实现了一个完整的GPS接收机方案。 [img] [/img] 现对方案进行一个大致的介绍: [img] [/img] 系统解决方案原理框图 基带信号处理单元由一片Altera的FPGA EP2C70F672C8完成,环路跟踪与定位解算单元由一片TI的DSP TMS320C6713-200完成, DSP和FPGA两者配合共同完成导航接收机的基带信号处理、环路跟踪、定位解算和授时等功能。其中FPGA中的基带信号处理主要 包括载波NCO产生、码NCO产生、复数 ......
>>返回讨论的主题
|