导航: 老古网老古论坛XMOS公共讨论区XMOS开源项目区单片机程序设计嵌入式系统广告区域
→发表看法:[至芯fpga]FPGA就业培训班 2.0新课程体系



No.108901
作者:至芯fpga
邮件:zxopen08@126.com
ID:149323
登陆:18次
文章数:17篇
最后登陆IP:1.180.212.115
最后登陆:2017/1/19 15:35:14
注册:2013/7/17 10:52:35
财富:211
发帖时间:2015/2/4 15:49:30
发贴者IP:101.254.22.218
标题:至芯fpga:FPGA就业培训班 2.0新课程体系
摘要:No.108901FPGA就业培训班 2.0新课程体系 FPGA就业培训班 2.0新课程体系
◆课程简介 近几年可编程的门阵列(FPGA)技术发展迅速,其高度的灵活性,使其在通信、数据处理、网络、仪器、工业控制、军事和航空航天等领域得到越来越广泛的应用。在数字IC设计领域,前端验证工作一般都是用FPGA完成的,因此FPGA工程师也是IC设计公司迫切需要的人才。 FPGA/IC逻辑设计开发已经成为当前最有发展前途的行业之一,特别是熟悉硬件构架的FPGA系统工程师。
业内人士认为,目前FPGA/IC设计行业至少有20-30万的人才缺口,仅北京市场FPGA硬件开发人员的需求就已经超过了3万人,而且还在持续增加。这主要有两方面的原因:一是目前高校的专业设置很少涉及FPGA和IC设计的课程,即使有也是偏重于理论,因此企业很难招聘到实战型人才;二是FPGA和IC设计需要硬件环境和大量的实践来积累经验。如果没有适当的指导,需要走很多弯路。
◆培养目标 系统掌握FPGA开发技术,能够独立胜任FPGA系统硬件设计,逻辑设计,FPGA组合系统设计等方面的工作。
◆就业方向 消费类电子、工业控制、军工企事业、电信/网络/通讯、航空航天、汽车电子、医疗设备、仪器仪表等行业。
◆收入待遇  FPGA相关行业的工程师指导薪金在3500-10000元,实际情况会根据企业的性质、所处地区、行业、企业的实际情况及员工的个人能力有所差别,具体以学员与企业签订的劳动合同为准。
◆开课时间  2014年04月26日 2014年07月12日 2014年09月20日 2014年11月15日
◆学时  ◆课时:100天 ◆报名赠送: FPGA培训教材,FPGA开发软件工具,FPGA实验开发板以及FPGA培训视频教程
◆入学要求 1、计算机、电子、自动化、通信、信息工程等理工类相关专业。 
2、大学专科及专科以上学历。
3、不具备以上条件,但从事 2 年以上计算机软硬件开发的技术人员。 
4、有就业需求的学员应满足相关企业员工健康要求。
◆就业保障 1、和诸多FPGA公司良好的合作关系。 
2、签署FPGA就业保证协议,提供就业保障。
3、国内FPGA泰斗的全力推荐。
◆培训特色 名师督学+工程师指点
项目案例解析+公司实战演练
定制化课程+实际方案解决
提升自信+激励斗志+FPGA生涯规划
◆课程描述 第一阶段 FPGA设计初级工程师
模块一 FPGA设计流程
FPGA设计流程课程主要介绍FPGA工艺结构、特点及FPGA芯片选型策略、原则;
掌握FPGA设计从RTL设计、功能仿真、综合等,直到在FPGA开发板上进行下载验证的设计流程;使学员掌握FPGA设计流程,对FPGA设计有一个宏观认识。
模块二 Verilog HDL 基础知识
Verilog HDL 基础知识课程主要让学员掌握Verilog HDL的基本语法,能够进行较简单的RTL设计,同时,建立HDL中逻辑运算符及RTL设计与电路实体的对应关系,深刻理解存储器工作原理及其设计方法,及三态端口控制、双向控制等,为后面的高级编程打好基础。
模块三 FPGA开发环境
FPGA开发环境主要学习FPGA开发工具的使用:Modelsim、Debussy仿真调试工具、Synplify pro综合工具及FPGA开发系统Quartus的使用方法及技巧,且在Quartus中集成调用Modelsim、Synplify等工具的方法; 完成RTL设计的基础上,完整进行FPGA设计所有流程,掌握FPGA开发板下载、调试的方法和技巧。
第二阶段 FPGA设计高级工程师
模块一 FPGA设计原则与技巧
FPGA设计原则与技巧课程主要讲授FPGA设计的一些原则(面积与速度平衡互换原则、硬件可实现原则及同步设计原则、低功耗设计原则等)及操作技巧(乒乓操作、串并转换、流水线操作及数据同步等),使学员能够将这些原则及技巧应用到实际工程开发中; 本章将讲述加法器、乘法器、乘累加器、减法器及除法器在工程应用中的设计方法,在此基础上让学员完成常系数FIR滤波器设计;还要求学员掌握使用基于IP核的设计方法和流程。
模块二 Verilog高级编码
Verilog高级编码课程主要讲授Verilog HDL流水线设计、同步状态机设计及系统函数、任务调用等高级编码知识,通过序列检测器、EEPROM读写器及RISC CPU等由易至难的实验安排; 强化RTL设计与电路实体的对应关系,及针对FPGA器件的代码优化,使学员逐 ......

>>返回讨论的主题


  发表回复
用户名   *您没有注册?
密码   *
验证码   * .
标题   *
心情
随便说说    我回答你    最新发现    得意的笑   
气死我了    真是没劲    坚决同意    表示反对   
大家过来    好奇怪哟    懒得理它    大家小心   
文件上传
内容


字体:      字体大小:    颜色:
粗体 斜体 下划线 居中 超级连接 Email连接 图片 Flash图片 Shockwave文件 realplay视频文件 Media Player视频文件 QuickTime视频文件 引用 飞行字 移动字 发光字 阴影字 查看更多的心情图标 背景音乐
点击加入表情
                         
选项
有回复时用短消息通知您?

   




老古网执行:31毫秒 最大:8750毫秒 查询6次